(扫码报名)

开源芯片项目能否形成统一的中国体系推动学术与家当良性轮回_开源_芯片 AI简讯

近年来以RISC-V指令集为代表的芯片开源项目,随着中国面临的芯片供应安全问题与打算机生态自主可控的需求日益急迫,受到越来越多的关注。
随之而来的,我国科研机构在开源芯片领域的话语权与贡献度也越来越高,个中科研院所与高校主导的RISC-V高性能处理器、GPU、DSP、ISP、DPU等关键数字IP,乃至以OpenHarmony为代表的、与之配套的开源系统软件,也逐步在学术界乃至工业界形成辐射效应,但是大多数项目在家当推广的过程中仍旧面临竞争力不敷的问题。

在我国以及欧洲学界,以RISC-V处理器为代表的主要开源芯片近年来已经上升到计策层面。
在此背景之下,本论坛针对海内代表性开源芯片项目,对项目关键技能、推广操持、生态构建策略的成功履历进行分享与互换,共同磋商如何拉通从数字到仿照的关键核心IP,以及在此之上的系统软件,并形成完全开源芯片体系,并探索建立全国范围内的完备处理器全体系开源生态与平台的可能性。
期望通过各个项目之间的联合与协同,形成网络效应,提高开源芯片的竞争力,为工业界供应更多的选择。

论坛安排

顺序

主题

主讲高朋

单位

1

开源GPGPU平台--“青花瓷”项目进展先容

梁晓峣

上海交通大学

2

欢迎新一轮处理器芯片技能与家当变革浪潮

唐丹

北京开源芯片研究院

3

openEuler在RISC-V架构的探索和创新

屈晟

中国科学院软件研究所

4

开源***与图像处理器IP核

范益波

复旦大学

5

代码化仿照电路敏捷设计和设计开源

叶佐昌

清华大学

6

领域定制高性能网络接口芯片--敏捷开拓与验证

王展

中国科学院打算技能研究所

实行主席

王颖

CCF集成电路设计专委秘书长

中国科学院打算技能研究所研究员

紧张研究方向包括集成电路设计自动化,物端人工智能系统,高能效芯片设计与存储系统设计。
共揭橥100余篇集成电路与系统构造领域CCF-A类论文。
曾获CCF青年科学家奖,CCF技能发明一等奖,北京市与电子协会技能发明奖等奖项,华为奥林巴斯先锋奖,IEEE/ACM DAC40岁以下创新奖, 2018年中科院科技成果转化特等奖。
曾获ieee TC,ICCD,GLVLSI,ITC-ASIA最佳论文奖以及ASPDAC最佳论文提名。

共同实行主席

范益波

复旦大学教授

紧张从事***图像、人工智能、硬件架构与SoC芯片设计研究。
出版专著2部,揭橥学术论文140 多篇,取得发明专利50多项。
得到上海市“东方学者”特聘教授、浙江省“钱江特聘专家”等。
创建OpenASIC开源芯片论坛,发布xk264、xk265开源***编码处理器IP核、xkISP开源图像处理器IP核、xkDLA开源神经网络处理器IP核。
致力于从事图像ISP处理器、***VPU处理器、人工智能NPU处理器的前沿技能研究与处理器IP核开源。

论坛讲者

梁晓峣

上海交通大学教授

上海交通大学打算机科学与工程系教授和学科带头人,上海青年五四奖章得到者,GPU领域顶尖科学家。
博士毕业于哈佛大学,曾任美国英伟达公司资深架构师。
揭橥论文100余篇,在打算机体系构造三大顶会ISCA、MICRO、HPCA共揭橥12篇论文,两次入选打算机体系构造年度最佳论文。

报告题目:开源GPGPU平台--“青花瓷”项目进展先容

择要:

“青花瓷”是一个开源的GPGPU架构参考设计,是由上海交通大学前辈打算机体系构造实验室发起,通过开源***的办法打造的通用打算芯片平台。
“青花瓷”架构以支持大规模并行通用打算、AI打算、科学打算为目标设计,以对现有生态的良好支持供应灵巧的可编程性并保持程序员的编程习气,最大程度降落软件开拓难度。
开源硬件模式便是以免费办理“资金”的问题,以开放办理“人才”的问题,以开源办理“韶光”的问题。
本次报告将申报请示“青花瓷”平台自发布以来的技能进展、生态圈打造和产生的行业影响。

唐丹

北京开源芯片研究院院长助理

中国科学院打算技能研究所高等工程师

2010年毕业于中科院打算所获工学博士学位。
紧张研究方向为打算机体系构造。
长期从事高性能处理器核、高速I/O系统及超低功耗SoC芯片研究与开拓事情。
在HPCA和JCST等高水平会媾和期刊上揭橥多篇论文,得到多项国家发明专利。

报告题目:欢迎新一轮处理器芯片技能与家当变革浪潮

择要:

回顾上一轮处理器芯片技能与家当变革浪潮的背景,剖析当前处理器芯片技能和家当需求的变革机遇,从技能、模式以及计策3个方面先容开源芯片发展现状和模式,并给出相应的发展建议。

屈晟

中国科学院软件研究所高等工程师

长期从事操作系统、开源软件供应链研究事情。
担当开源软件供应链点亮操持卖力人,中科傲来做事器操作系统卖力人,openEuler社区首届用户委员会委员。
作为项目骨干先后参与军委科技委、中科院C类先导、关键核心技能攻关等重大项目,在开源操作系统、开源软件供应链研究、开源生态培植等方面具备丰富履历。

报告题目:openEuler在RISC-V架构的探索和创新

择要:

自2021年起,中国科学院软件研究所牵头成立并主导openEuler RISC-V SIG培植,积极推进openEuler对RISC-V架构的支持,截至目前,已适配超过十款开拓平台,支持超过90%的主线软件,并在openEuler 23.09和24.03LTS版本(估量2024年5月30日发布)等分阶段实现了对RISC-V架构的官方支持。
过去两年,团队基于软件所在RISC-V根本软件生态的成果,对openEuler RISC-V进行了多项优化,包括率先实现 SpiderMonkey JIT 对 RISC-V 架构 Firefox 的加速,较阐明器效率最高提升近四十倍、利用 LLVMpipe 实现软件渲染加速支持,帧率稳定提升二十倍以上等。
在运用落地方面,团队与亚博智能和达摩院互助推出了首款基于openEuler RISC-V的ROS智能小车办理方案,支持 SLAM 建图、自动寻路、多机通讯等高等功能。
未来,团队还将环绕RISC-V内核热补丁、实时内核Uniproton等关键技能积极拓展 openEuler RISC-V 的运用边界,努力推进RISC-V根本软件生态发展。

范益波

复旦大学教授

报告题目:开源***与图像处理器IP核

择要:

***与图像处理须要极强的算力和带宽支撑,特殊是***编解码、图像ISP打算,每每须要支撑4K、8K等高分辨率海量数据的实时打算,传统的CPU、GPU等通用途理器难以知足高性能、低延迟、强实时、高能效比的需求,须要研发专用的处理器来支撑***图像打算。
本议题紧张分享我们开拓的开源***编解码处理器(xk264、xk265)、开源图像旗子暗记处理器(xkISP),上述处理器可用于FPGA、ASIC等领域运用,知足从图像传感器输出RAW数据到完成图像处理和压缩的整体需求。

叶佐昌

清华大学副教授

2002年本科毕业于清华大学电子工程系,获电子科学与技能专业学士学位,同年免试进入清华大学微电子学研究所攻读博士学位。
2007年获电子科学与技能专业工学博士学位。
2007-2008年在Cadence的Berkeley实验室进行博士后研究事情。
2008年12月留校担当讲师,2013年晋升副研究员。
博士毕业后一贯从事电子设计自动化(EDA)方面的研究。
在EDA领域顶级的国际会媾和期刊上揭橥文章20余篇,并担当多项国际会议DAC,ICCAD,DATE,ASP-DAC的程序委员会(TPC)成员。
研究方向:集成电路建模拟真算法,统计剖析方法。

报告题目:代码化仿照电路敏捷设计和设计开源

择要:

仿照电路长期以来依赖专家进行构造设计,同时其对工艺可迁移性差的特点阻碍了敏捷设计技能的发展,通过发展仿照电路敏捷设计技能有望降落设计代价促进仿照电路设计开源。

王展

中国科学院打算技能研究所高性能打算机研究中央副研究员

2009年本科毕业于清华大学电子系,2015年于中科院打算技能研究所得到打算机系统构造专业博士学位。
紧张从事高性能打算机体系构造、智能打算机体系构造、高性能互连网络方面的研究事情。
作为项目骨干参与了曙光6000和曙光7000高性能打算机互连网络部分的研制,主持了十三五重点研发操持课题1项,中国科学院先导B类专项课题1项,国家自然科学青年基金1项;在高性能打算和互连网络方面揭橥了20余篇论文,申请了10余项发明专利。
2017年入选打算技能研究所学术百星,2018年入选中国科学院青年创新促进联合会,2019年得到打算所卓越之星。

报告题目:领域定制高性能网络接口芯片--敏捷开拓与验证

择要:

通用途理器与网络链路性能增速之间的剪刀差正逐步扩大,利用网络接口芯片卸载端侧网络协议栈已成为平衡打算和通信性能的一定选择。
而运用通信特色的快速变革,哀求网络协议不断推陈出新,“一体通用”的网络协议已难以适配不同的流量模式与性能需求,因此须要进行领域定制的网络接口芯片设计。
但是,定制化协议栈卸载的繁芜性远超软件协议栈实现,须要历经冗长的设计、验证与性能调优阶段,耗费大量人力物力,严重阻碍了新协议的创新与运用。
本次报告将以RDMA网络接口芯片的研发为例,磋商领域定制高性能网络接口芯片的敏捷开拓与验证方法。